Artykuł objaśnia model wykorzystywany w LLVM do szeregowania rozkazów.
Dość zaskakujące, że nawet backend RISC-V ma już tak zaawansowaną optymalizację, opartą na symulacji µ-opcode’ów.
Gdy ostatni raz patrzyłem na te tablice parę lat temu, generator kodu X86 było znacznie bardziej złożony od innych architektur.
Ciekawe, jak jest teraz.
You must log in or # to comment.